行业论文:宽带低杂散捷变频频次源研制
频次合成器是新颖电子体例的要害构成局部,是确定电子体例本能的要害摆设之一。跟着新颖电子本领的兴盛,体例对频次合成器提出了越来越高的诉求。低相位噪声、高频带纯度、高捷变速度和高频次辨别率的频次合成器仍旧变成频次合成本领兴盛的重要趋向。径直数字频次合成(DDS)是继径直频次合成(DS)和锁相环频次合成((PLL)之后展示的新的频次合成本领,己被普遍地运用于通讯、雷达、电子对立和仪器风度等范围。 本课题实质是研制捷变频旗号爆发器的中心元件:鉴于DDS本领的赶快跳频旗号源。运用DDS的极高的频次辨别率、输入步长小、相位噪声低、频次变革快且容易遏制的便宜,很好的实行了目标诉求。本课题的难点在乎普及杂散控制程度。 正文开始回忆了频次合成本领的兴盛进程,随后阐明了DDS的道理、构造和频带个性,个中中心领会了DDS的杂散个性,对DDS的杂散控制提出了少许看法。接着精细引见了DDS芯片AD9858的重要本领个性、基础构造、处事道理、处事办法、外层 I/O 接口和存放器。结果,精细的报告了本课题的安排计划与硬件实行,个中还囊括用DPLL(ADF4360)实行1GHz的参考时钟源,并给出了试验的尝试截止。也对安排和尝试中的少许题目提出了本人的少许看法。