舆论摘要:鉴于DDS的数字滤波器接洽
径直数字频次合成(DDS)本领,由于其独个性能,获得了越来越普遍的运用。正文开始对DDS输入频带举行领会,得出了其输入幅频个性跟着频次减少输入功率减小的论断。这种带内不屈个性可运用FIR数字滤波器举行幅度积累。舆论对FIR数字滤波器几种重要安排本领举行了商量和比拟,沿用了正则有标记数(Canonical Signed-digit)即csd码表白FIR滤波器系数,大大俭朴了硬件资源。正文在FPGA中实行了积累滤波器。滤波器的仿真截止为0到70%耐奎斯特带宽有0.05dB变革,0到80%耐奎斯特带宽有0.15dB幅度变革,通路实行后本质尝试截止为0到70%耐奎斯特带宽有0.16 dB变革,0到80%耐奎斯特带宽有0.23dB幅度变革。